DLP-HS-FPGA-A數據表


















制造商 DLP Design Inc. 系列 FPGA 模塊/板卡類型 FPGA, USB Core 核心處理器 Spartan-3A, XC3S200A 協處理器 FT2232H 速度 66MHz 閃存大小 - RAM大小 32MB 連接器類型 USB - B, Pin Header 尺寸/尺寸 3" x 1.2" (76.2mm x 30.5mm) 工作溫度 0°C ~ 70°C |